DLL에서 루프필터에 따른 지터 크기 변화
- Alternative Title
- A Jitter Variation according to Loop Filters in DLL
- Abstract
- This thesis proposes the variations of the loop filter to improve the jitter characteristic in delay locked loop(DLL). The proposed DLL improves jitter by decreasing a variation of loop filter voltage after DLL is locked. The DLL shows that the jitter characteristic can be improved with various loop filters in DLL. It has been designed with 1.8V 0.18μm CMOS process.
- Author(s)
- 최현우
- Issued Date
- 2014
- Awarded Date
- 2014. 8
- Type
- Dissertation
- Publisher
- 부경대학교
- URI
- https://repository.pknu.ac.kr:8443/handle/2021.oak/12313
http://pknu.dcollection.net/jsp/common/DcLoOrgPer.jsp?sItemId=000001967178
- Alternative Author(s)
- Hyun-woo Choi
- Affiliation
- 대학원
- Department
- 대학원 전자공학과
- Advisor
- 최혁환
- Table Of Contents
- Ⅰ. 서론 1
Ⅱ. 지연 고정 루프의 기본 개념 2
2.1 지연 고정 루프의 기본 구조 및 동작원리 3
2.1.1 위상-주파수 검출기 5
2.1.2 전하펌프와 루프필터 9
2.1.3 전압 제어 지연단 12
2.2 지연 고정 루프의 소신호 모델 14
2.2.1 전압 제어 지연단의 소신호 모델 14
2.2.2 위상-주파수 검출기와 전하펌프의 소신호 모델 16
2.2.3 루프필터의 소신호 모델 18
Ⅲ. 루프필터 이론 19
3.1 기존 루프필터 19
3.2 루프필터 전압과 jitter와의 관계 20
3.3 제안한 루프필터 22
Ⅳ. 지연 고정 루프 주요 블록 설계 25
4.1 지연 고정 루프 구조 25
4.2 위상-주파수 검출기의 설계 27
4.3 전하펌프의 설계 30
4.4 전압 제어 지연단의 설계 32
4.4.1 전압 제어 지연단 32
4.4.2 위상-변화 전압 변환기 및 평균값 검출기 34
4.5 주파수 체배기의 설계 38
Ⅴ. 시뮬레이션 결과 및 레이아웃 40
5.1 시뮬레이션 결과 40
5.2 레이아웃 45
5.2.1 위상-주파수 검출기 45
5.2.2 전하펌프 46
5.2.3 전압 제어 지연단 47
5.2.4 위상-변화 전압 변환기 49
5.2.5 평균값 검출기 50
5.2.6 제어 신호 검출기 51
5.2.7 주파수 체배기 52
5.2.8 Full Chip Layout 53
Ⅵ. 결론 54
참고문헌 55
- Degree
- Master
-
Appears in Collections:
- 대학원 > 전자공학과
- Authorize & License
-
- Files in This Item:
-
Items in Repository are protected by copyright, with all rights reserved, unless otherwise indicated.